summaryrefslogtreecommitdiffstatshomepage
path: root/regtests/jedutil/eqns/PALASM/palce16v8/pal16r6-as-palce16v8.pds
blob: 0454eba3e308c6ad922a6ac767acf0f9d3e9cd1a (plain) (blame)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
;PALASM Design Description

;---------------------------------- Declaration Segment ------------
TITLE    PAL16R6 Test 1
PATTERN  A
REVISION 1.0
AUTHOR   MAMEDev
COMPANY  MAMEDev
DATE     08/25/13

CHIP  PAL16R6Test1  PALCE16V8

SIGNATURE #b0000000000000000000000000000000000000000000000000000000000000000

;---------------------------------- PIN Declarations ---------------
PIN  1          I1                   COMBINATORIAL               ;       
PIN  2          I2                   COMBINATORIAL               ;
PIN  3          I3                   COMBINATORIAL               ;
PIN  4          I4                   COMBINATORIAL               ;
PIN  5          I5                   COMBINATORIAL               ;
PIN  6          I6                   COMBINATORIAL               ;
PIN  7          I7                   COMBINATORIAL               ;
PIN  8          I8                   COMBINATORIAL               ;
PIN  9          I9                   COMBINATORIAL               ;
PIN  10         GND                                              ;
PIN  11         I11                  COMBINATORIAL               ;
PIN  12         O12                  COMBINATORIAL               ;
PIN  13         RF13                 REGISTERED                  ;
PIN  14         RF14                 REGISTERED                  ;
PIN  15         RF15                 REGISTERED                  ;
PIN  16         RF16                 REGISTERED                  ;
PIN  17         RF17                 REGISTERED                  ;
PIN  18         RF18                 REGISTERED                  ;
PIN  19         O19                  COMBINATORIAL               ;
PIN  20         VCC                                              ;

;----------------------------------- Boolean Equation Segment ------
EQUATIONS

MINIMIZE_OFF

/O12 = RF13 * RF14 * RF15 * RF16 * RF17 * RF18 +
       I2 +
       I3 +
       I4 +
       /O19 +
       I6 * O19 +
       I7 * /I8 * I9
O12.TRST = /I5

/RF13 = /I6 * RF13 +
        O12 * O19 +
        /I9 * /RF13 +
        /I2 * /I5 +
        I2 * /O12 +
        /I7 * /I9 +
        /I2 * /I8 +
        /I3 * I8 * I9

/RF14 := I2 +
         /RF14 +
         I3 +
         I7 * /I8 * /RF13 +
         /I9 * RF14 +
         I6 * I9 * RF13 +
         I2 * I4 * /I9 +
         /I5 * /I8

/RF15 := /I3 +
         I4 +
         I5 * RF14 * RF16 +
         /I7 * I9 +
         I3 * /RF14 +
         /I4 * /I5 +
         I6 * /I9 +
         /I8 * /RF16

/RF16 := I8 * RF17 +
         I3 * I9 +
         /I4 * /I9 * /RF15 +
         I7 * I8 +
         I2 * I3 * I9 * /RF17 +
         I2 * I5 +
         I3 * /I4 * /I5 * RF15 +
         /I6 * /I7 * I9

/RF17 := I2 * I9 +
         /I2 * I3 * /I8 +
         /I4 * /I8 +
         /I5 * I6 * /I8 * /RF16 +
         RF16 * /RF18 +
         I3 * /I8 +
         /I4 * /I8 * RF16 +
         RF18

/RF18 := RF18 +
         I8 * I9 +
         /I5 * I8 +
         I3 * I4 * /RF18 +
         I2 * /I3 +
         /I5 * /I7 * /O19 +
         /I2 * I3 * /I7 +
         /I2 * O19

/O19 = I4 * /O12 +
       I5 * /I6 +
       /I5 * I6 +
       I8 * I9 * /RF18 +
       I2 * /I9 * RF18 +
       I3 * I9 +
       /I4 * /I7 * /I8
O19.TRST = O12 * /RF18

MINIMIZE_ON

;----------------------------------- Simulation Segment ------------
SIMULATION

;-------------------------------------------------------------------