summaryrefslogtreecommitdiffstatshomepage
path: root/regtests/jedutil/jeds/18cv8/18cv8_bi-directional_io.jed
blob: 6f83ca39b174e2ce0d8c863e73806f37ffe24872 (plain) (blame)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
JEDEC PLD file 18CV8_IO.JED created on   Tue 11-20-2012  22:28:27
Place Compile Version: 3.0.0
PEEL18CV8 Test Data
*QP20
*QF2696
*F0
*
N Output Pin 19*
L0000 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L0036 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L0072 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L0108 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L0144 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L0180 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L0216 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L0252 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
 
N Output Pin 18*
L0288 1111 1111 1111 1111 1111 1111 1011 0111 1101 *
L0324 1111 1111 1111 1111 1111 1111 1111 1111 1110 *
L0360 1110 1111 1111 1111 1111 1111 1101 1111 1011 *
L0396 1111 1101 1111 1111 1101 1110 1111 1111 1111 *
L0432 1111 1111 1111 1111 1110 1111 1110 1111 1111 *
L0468 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L0504 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L0540 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
 
N Output Pin 17*
L0576 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L0612 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L0648 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L0684 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L0720 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L0756 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L0792 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L0828 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
 
N Output Pin 16*
L0864 1111 1111 1111 1111 1111 1111 1101 1111 1101 *
L0900 1111 1111 1110 1111 1111 1111 1110 1111 1110 *
L0936 1111 1111 1111 1111 1101 1111 1111 1101 1111 *
L0972 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L1008 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L1044 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L1080 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L1116 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
 
N Output Pin 15*
L1152 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L1188 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L1224 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L1260 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L1296 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L1332 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L1368 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L1404 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
 
N Output Pin 14*
L1440 1101 1111 1111 1111 1111 1111 1110 1111 1111 *
L1476 1111 1111 1110 1111 1101 1111 1111 1111 1111 *
L1512 1111 1111 1101 1111 1110 1111 1111 1111 1101 *
L1548 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L1584 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L1620 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L1656 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L1692 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
 
N Output Pin 13*
L1728 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L1764 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L1800 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L1836 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L1872 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L1908 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L1944 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L1980 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
 
N Output Pin 12*
L2016 0111 1011 1111 1111 1111 1111 1111 1111 1111 *
L2052 1111 1111 1011 1011 1011 0111 1111 1111 1111 *
L2088 1111 1111 1110 1111 1111 1111 1111 1111 1111 *
L2124 1111 1111 1111 1111 1101 1111 1110 1101 1111 *
L2160 1111 1111 1111 1111 1110 1101 1101 1111 1111 *
L2196 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L2232 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L2268 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
 
N Output Enable 19,18,...12*
L2304 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L2340 1111 1111 1111 1111 1111 1111 1111 1111 1111 *
L2376 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L2412 1111 1111 1101 1111 1111 1111 1111 1111 1111 *
L2448 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L2484 1111 1111 1111 1111 1111 1111 1111 1111 1110 *
L2520 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L2556 1111 1111 1101 1111 1111 1111 1111 1111 1111 *
 
N Sync Preset, Async Clear, Macrocell 19,18,...12*
L2592 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L2628 0000 1111 1111 1111 1111 1111 1111 1111 1111 *
L2664 0011 1011 0011 1111 1011 0111 0011 0011 *
 
C2E3B*
0000